pci.h 7.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225
  1. #pragma once
  2. #include <common/glib.h>
  3. #include "stdint.h"
  4. #define PORT_PCI_CONFIG_ADDRESS 0xcf8
  5. #define PORT_PCI_CONFIG_DATA 0xcfc
  6. // pci设备结构信息的链表
  7. struct List *pci_device_structure_list = NULL;
  8. /**
  9. * @brief 初始化pci驱动
  10. *
  11. */
  12. void pci_init();
  13. // pci设备结构的通用标题字段
  14. struct pci_device_structure_header_t
  15. {
  16. struct List list;
  17. // 包含msix table地址的bar的mmio基地址
  18. uint64_t msix_mmio_vaddr;
  19. uint64_t msix_mmio_size; // msix映射长度
  20. uint32_t msix_offset; // msix表的offset
  21. uint16_t msix_table_size; // msix表的表项数量
  22. // ==== 以下三个变量表示该结构体所处的位置
  23. uint8_t bus;
  24. uint8_t device;
  25. uint8_t func;
  26. uint16_t Vendor_ID; // 供应商ID 0xffff是一个无效值,在读取访问不存在的设备的配置空间寄存器时返回
  27. uint16_t Device_ID; // 设备ID,标志特定设备
  28. uint16_t Command; // 提供对设备生成和响应pci周期的能力的控制 向该寄存器写入0时,设备与pci总线断开除配置空间访问以外的所有连接
  29. uint16_t Status; // 用于记录pci总线相关时间的状态信息寄存器
  30. uint8_t RevisionID; // 修订ID,指定特定设备的修订标志符
  31. uint8_t ProgIF; // 编程接口字节,一个只读寄存器,指定设备具有的寄存器级别的编程接口(如果有的话)
  32. uint8_t SubClass; // 子类。指定设备执行的特定功能的只读寄存器
  33. uint8_t Class_code; // 类代码,一个只读寄存器,指定设备执行的功能类型
  34. uint8_t CacheLineSize; // 缓存线大小:以 32 位为单位指定系统缓存线大小。设备可以限制它可以支持的缓存线大小的数量,如果不支持的值写入该字段,设备将表现得好像写入了 0 值
  35. uint8_t LatencyTimer; // 延迟计时器:以 PCI 总线时钟为单位指定延迟计时器。
  36. uint8_t HeaderType; // 标头类型 a value of 0x0 specifies a general device, a value of 0x1 specifies a PCI-to-PCI bridge, and a value of 0x2 specifies a CardBus bridge. If bit 7 of this register is set, the device has multiple functions; otherwise, it is a single function device.
  37. uint8_t BIST; // Represents that status and allows control of a devices BIST (built-in self test).
  38. // Here is the layout of the BIST register:
  39. // | bit7 | bit6 | Bits 5-4 | Bits 3-0 |
  40. // | BIST Capable | Start BIST | Reserved | Completion Code |
  41. // for more details, please visit https://wiki.osdev.org/PCI
  42. };
  43. /**
  44. * @brief 表头类型为0x0的pci设备结构
  45. *
  46. */
  47. struct pci_device_structure_general_device_t
  48. {
  49. struct pci_device_structure_header_t header;
  50. uint32_t BAR0;
  51. uint32_t BAR1;
  52. uint32_t BAR2;
  53. uint32_t BAR3;
  54. uint32_t BAR4;
  55. uint32_t BAR5;
  56. uint32_t Cardbus_CIS_Pointer; // 指向卡信息结构,供在 CardBus 和 PCI 之间共享芯片的设备使用。
  57. uint16_t Subsystem_Vendor_ID;
  58. uint16_t Subsystem_ID;
  59. uint32_t Expansion_ROM_base_address;
  60. uint8_t Capabilities_Pointer;
  61. uint8_t reserved0;
  62. uint16_t reserved1;
  63. uint32_t reserved2;
  64. uint8_t Interrupt_Line; // 指定设备的中断引脚连接到系统中断控制器的哪个输入,并由任何使用中断引脚的设备实现。对于 x86 架构,此寄存器对应于 PIC IRQ 编号 0-15(而不是 I/O APIC IRQ 编号),并且值0xFF定义为无连接。
  65. uint8_t Interrupt_PIN; // 指定设备使用的中断引脚。其中值为0x1INTA#、0x2INTB#、0x3INTC#、0x4INTD#,0x0表示设备不使用中断引脚。
  66. uint8_t Min_Grant; // 一个只读寄存器,用于指定设备所需的突发周期长度(以 1/4 微秒为单位)(假设时钟速率为 33 MHz)
  67. uint8_t Max_Latency; // 一个只读寄存器,指定设备需要多长时间访问一次 PCI 总线(以 1/4 微秒为单位)。
  68. } __attribute__((packed));
  69. /**
  70. * @brief 表头类型为0x1的pci设备结构(PCI to PCI Bridge)
  71. *
  72. */
  73. struct pci_device_structure_pci_to_pci_bridge_t
  74. {
  75. struct pci_device_structure_header_t header;
  76. uint32_t BAR0;
  77. uint32_t BAR1;
  78. uint8_t Primary_Bus_Number;
  79. uint8_t Secondary_Bus_Number;
  80. uint8_t Subordinate_Bus_Number;
  81. uint8_t Secondary_Latency_Timer;
  82. uint8_t io_base;
  83. uint8_t io_limit;
  84. uint16_t Secondary_Status;
  85. uint16_t Memory_Base;
  86. uint16_t Memory_Limit;
  87. uint16_t Prefetchable_Memory_Base;
  88. uint16_t Prefetchable_Memory_Limit;
  89. uint32_t Prefetchable_Base_Upper_32_Bits;
  90. uint32_t Prefetchable_Limit_Upper_32_Bits;
  91. uint16_t io_Base_Upper_16_Bits;
  92. uint16_t io_Limit_Upper_16_Bits;
  93. uint8_t Capability_Pointer;
  94. uint8_t reserved0;
  95. uint16_t reserved1;
  96. uint32_t Expansion_ROM_base_address;
  97. uint8_t Interrupt_Line;
  98. uint8_t Interrupt_PIN;
  99. uint16_t Bridge_Control;
  100. } __attribute__((packed));
  101. /**
  102. * @brief 表头类型为0x2的pci设备结构(PCI to CardBus Bridge)
  103. *
  104. */
  105. struct pci_device_structure_pci_to_cardbus_bridge_t
  106. {
  107. struct pci_device_structure_header_t header;
  108. uint32_t CardBus_Socket_ExCa_base_address;
  109. uint8_t Offset_of_capabilities_list;
  110. uint8_t Reserved;
  111. uint16_t Secondary_status;
  112. uint8_t PCI_bus_number;
  113. uint8_t CardBus_bus_number;
  114. uint8_t Subordinate_bus_number;
  115. uint8_t CardBus_latency_timer;
  116. uint32_t Memory_Base_Address0;
  117. uint32_t Memory_Limit0;
  118. uint32_t Memory_Base_Address1;
  119. uint32_t Memory_Limit1;
  120. uint32_t IO_Base_Address0;
  121. uint32_t IO_Limit0;
  122. uint32_t IO_Base_Address1;
  123. uint32_t IO_Limit1;
  124. uint8_t Interrupt_Line;
  125. uint8_t Interrupt_PIN;
  126. uint16_t Bridge_Control;
  127. uint16_t Subsystem_Device_ID;
  128. uint16_t Subsystem_Vendor_ID;
  129. uint32_t PC_Card_legacy_mode_base_address_16_bit;
  130. } __attribute__((packed));
  131. /**
  132. * @brief 从pci配置空间读取信息
  133. *
  134. * @param bus 总线号
  135. * @param slot 插槽号
  136. * @param func 功能号
  137. * @param offset 字节偏移量
  138. * @return uint 寄存器值
  139. */
  140. uint32_t pci_read_config(uchar bus, uchar slot, uchar func, uchar offset);
  141. /**
  142. * @brief 向pci配置空间写入信息
  143. *
  144. * @param bus 总线号
  145. * @param slot 设备号
  146. * @param func 功能号
  147. * @param offset 字节偏移量
  148. * @return uint 寄存器值
  149. */
  150. uint pci_write_config(uchar bus, uchar slot, uchar func, uchar offset, uint32_t data);
  151. /**
  152. * @brief 读取pci设备标头
  153. *
  154. * @param type 标头类型
  155. * @param bus 总线号
  156. * @param slot 插槽号
  157. * @param func 功能号
  158. * @return 返回的header的指针
  159. */
  160. void *pci_read_header(int *type, uchar bus, uchar slot, uchar func, bool add_to_list);
  161. /**
  162. * @brief 扫描所有pci总线上的所有设备
  163. *
  164. */
  165. void pci_checkAllBuses();
  166. /**
  167. * @brief 获取 device structure
  168. *
  169. * @param class_code
  170. * @param sub_class
  171. * @param res 返回的结果数组
  172. */
  173. void pci_get_device_structure(uint8_t class_code, uint8_t sub_class, struct pci_device_structure_header_t *res[], uint32_t *count_res);
  174. /**
  175. * @brief 寻找符合指定类型的capability list
  176. *
  177. * @param pci_dev pci设备header
  178. * @param cap_type c要寻找的capability类型
  179. * @return uint64_t cap list的偏移量
  180. */
  181. int32_t pci_enumerate_capability_list(struct pci_device_structure_header_t *pci_dev, uint32_t cap_type);